ISBN/价格: | 978-7-121-40774-1:CNY59.00 |
---|---|
作品语种: | chi |
出版国别: | CN 110000 |
题名责任者项: | Verilog HDL数字系统设计与验证/.乔庐峰, 陈庆华主编 |
出版发行项: | 北京:,电子工业出版社:,2021.03 |
载体形态项: | 231页:;+图:;+26cm |
一般附注: | 普通高等教育“十三五”规划教材 电子信息科学与工程类专业规划教材 |
提要文摘: | 本书将以太网交换机电路的设计与实现作为完整案例, 分别介绍了介质访问控制 (MAC) 控制器、数据帧合路电路、MAC帧处理电路、基于哈希散列的查表电路、简易队列管理器、基于链表的队列管理器、变长分组的分割与重组电路等通信和网络中常用的电路, 并以此为基础, 采用循序渐进、由简单到复杂的方式, 给出了两个版本的完整以太网交换机电路。书中所有电路都给出了必要的功能说明、算法原理和内部结构, 以及完整的Verilog硬件描述语言设计代码和仿真测试代码。根据需要, 书中穿插补充了基于现场可编程门阵列实现时需要考虑的系统时钟生成、系统设计约束、系统复位设计、环回测试、IP核生成与调用、FPGA在线调试、模块仿真与系统仿真等具体的工程技术问题。读者通过仿真分析可学习复杂数字系统的设计, 也可以结合FPGA开发板开展数字系统综合实验, 实现简易的以太网交换机。 |
题名主题: | 数字系统 系统设计 高等学校 教材 |
题名主题: | 硬件描述语言 程序设计 高等学校 教材 |
中图分类: | TP271 |
中图分类: | TP312VH |
个人名称等同: | 乔庐峰 主编 |
个人名称等同: | 陈庆华 主编 |
记录来源: | CN 湖北三新 20220902 |